<?xml version="1.0" encoding="utf-8"?>
<?xml-stylesheet type="text/xsl" href="style/detail_T.xsl"?>
<bibitem type="L">   <ARLID>0361481</ARLID> <utime>20240103195403.6</utime><mtime>20110808235959.9</mtime>         <title language="cze" primary="1">AD Core – Funkční vzorek řadiče A/D převodníku se sběrnicí SPI</title>  <publisher> <pub_time>2011</pub_time> </publisher>    <title language="eng" primary="0">AD Core - Functional Sample of Controller for A/D Convertor with SPI Bus</title>    <keyword>field progammable gate array</keyword>   <keyword>programmable hardware</keyword>   <keyword>education</keyword>   <keyword>virtual microprocessor laboratory</keyword>    <author primary="1"> <ARLID>cav_un_auth*0101120</ARLID> <name1>Kadlec</name1> <name2>Jiří</name2> <full_dept language="cz">Zpracování signálů</full_dept> <full_dept language="eng">Department of Signal Processing</full_dept> <department language="cz">ZS</department> <department language="eng">ZS</department> <institution>UTIA-B</institution> <full_dept>Department of Signal Processing</full_dept>  <fullinstit>Ústav teorie informace a automatizace AV ČR, v. v. i.</fullinstit> </author> <author primary="0"> <ARLID>cav_un_auth*0202863</ARLID> <name1>Kafka</name1> <name2>Leoš</name2> <full_dept language="cz">Zpracování signálů</full_dept> <full_dept>Department of Signal Processing</full_dept> <department language="cz">ZS</department> <department>ZS</department> <institution>UTIA-B</institution>  <fullinstit>Ústav teorie informace a automatizace AV ČR, v. v. i.</fullinstit> </author> <author primary="0"> <ARLID>cav_un_auth*0273432</ARLID> <name1>Svozil</name1> <name2>J.</name2> <country>CZ</country>  </author>        <cas_special> <project> <project_id>2C06008</project_id> <agency>GA MŠk</agency> <ARLID>cav_un_auth*0217826</ARLID> </project> <research> <research_id>CEZ:AV0Z10750506</research_id> </research>  <abstract language="cze" primary="1">Tento dokument popisuje funkční vzorek HW modulu řadiče dvoukanálového A/D převodníku a programovatelného zesilovače. Jádro řadiče je založeno na UPB (Universal PicoBlaze Wrapper) procesoru PicoBlaze. Modul řadiče je vytvořen tak, aby uživateli umožnil práci s A/D převodníkem na vyšší úrovni, tzn. i bez rozsáhlých znalostí použitého hardware. Uživatel může tento modul zařazovat do složitějších systémů, kde tento modul pouze připojí a nemusí se zabývat samotným procesem řízení A/D převodníku. Řadič je nakonfigurován pro dvoukanálový A/D převodník LTC1407A-1 [4] a dvoukanálový programovatelný zesilovač LTC6912-1, které jsou na přípravku S3E1600. A/D  převodník i programovatelný zesilovač jsou řízeny pomocí sběrnice SPI.</abstract> <abstract language="eng" primary="0">This document describes a functional sample of controller for A/D convertor with SPI Bus based on the Universal PicoBlaze Wrapper. It is operational on Xilinx Evaluation Board 3S1600E.</abstract>     <reportyear>2012</reportyear>  <RIV>JC</RIV>       <permalink>http://hdl.handle.net/11104/0198786</permalink>       <arlyear>2011</arlyear>       <unknown tag="mrcbU10"> 2011 </unknown> </cas_special> </bibitem>