<?xml version="1.0" encoding="utf-8"?>
<?xml-stylesheet type="text/xsl" href="style/detail_T.xsl"?>
<bibitem type="K">   <ARLID>0411434</ARLID> <utime>20240103182327.4</utime><mtime>20060210235959.9</mtime>    <ISBN>80-01-03298-1</ISBN>         <title language="cze" primary="1">Rozbor a implementace dynamické rekonfigurace pro obvody FPGA</title>  <publisher> <place>Praha</place> <name>ČVUT FEL</name> <pub_time>2005</pub_time> </publisher> <specification> <page_count>6 s.</page_count> </specification>   <serial><title>Počítačové architektury a diagnostika</title><part_num/><part_title/><page_num>55-60</page_num><editor><name1>Lórencz</name1><name2>R.</name2></editor><editor><name1>Buček</name1><name2>J.</name2></editor><editor><name1>Zahradnický</name1><name2>T.</name2></editor></serial>   <title language="eng" primary="0">Analysis and Implementation of Dynamic Reconfiguration for FPGAs</title>    <keyword>FPGA</keyword>   <keyword>dynamic reconfiguration</keyword>   <keyword>platform for FPGA</keyword>    <author primary="1"> <ARLID>cav_un_auth*0108102</ARLID> <name1>Honzík</name1> <name2>Petr</name2> <institution>UTIA-B</institution>  <fullinstit>Ústav teorie informace a automatizace AV ČR, v. v. i.</fullinstit> </author>     <COSATI>09G</COSATI> <COSATI>09H</COSATI>    <cas_special> <project> <project_id>1M0567</project_id> <agency>GA MŠk</agency> <ARLID>cav_un_auth*0202350</ARLID> </project> <research> <research_id>CEZ:AV0Z10750506</research_id> </research>  <abstract language="cze" primary="1">Text popisuje platformu pro dynamickou rekonfiguraci na FPGA obvodech s vestavěným mikroprocesorem. Platforma je rozdělena na HW čast implementovanou v FPGA a na SW část prováděnou v mikroprocesoru. Ten vystupuje jako iniciátor rekonfiguračního procesu. Stará se o předání potřebných dat pro provedení rekonfigurace. HW v FPGA je navrženo jako autonomní obvod provádějící rekonfigurační proces. Konfiguračni bitstreamy a programy pro mikroprocesor jsou uloženy externí paměti připojené k FPGA.</abstract> <abstract language="eng" primary="0">This paper describes platform for dynamic reconfiguration on an FPGA with embedded microcontroller. The platform is divided to the hardware and software parts. A microcontroller is initiator of the reconfiguration process. A reconfiguration controller drives autonomously the reconfiguration process. The ronfiguration bitstreams and programs are stored in an external memory connected to the FPGA.</abstract>  <action target="CST"> <ARLID>cav_un_auth*0213255</ARLID> <name>Počítačové architektury a diagnostika 2005. PAD 2005</name> <place>Lázně Sedmihorky</place> <country>CZ</country> <dates>21.09.2005-23.09.2005</dates>  </action>    <RIV>JC</RIV> <reportyear>2006</reportyear>   <department>ZS</department>    <permalink>http://hdl.handle.net/11104/0131515</permalink>    <ID_orig>UTIA-B 20050164</ID_orig>    <arlyear>2005</arlyear>       <unknown tag="mrcbU10"> 2005 </unknown> <unknown tag="mrcbU10"> Praha ČVUT FEL </unknown> <unknown tag="mrcbU12"> 80-01-03298-1 </unknown> <unknown tag="mrcbU63"> Počítačové architektury a diagnostika 55 60 </unknown> <unknown tag="mrcbU67"> Lórencz R. 340 </unknown> <unknown tag="mrcbU67"> Buček J. 340 </unknown> <unknown tag="mrcbU67"> Zahradnický T. 340 </unknown> </cas_special> </bibitem>