bibtype C - Conference Paper (international conference)
ARLID 0026140
utime 20240103181232.2
mtime 20060120235959.9
title (primary) (eng) Reconfigurable image processing architecture with simulink prototyping support
specification
page_count 4 s.
serial
ISBN 80-7080-577-3
title Technical Computing Prague 2005. 13th Annual Conference Proceeding
page_num 1-4
publisher
place Praha
name VŠCHT
year 2005
editor
name1 Moler
name2 C.
editor
name1 Procházka
name2 A.
editor
name1 Walden
name2 B.
title (cze) Rekonfigurovatelná architektura pro zpracování obrazu s podporou rychlého modelování v Simulinku
keyword embedded image processing
keyword FPGA
keyword DSP
author (primary)
ARLID cav_un_auth*0101190
name1 Schier
name2 Jan
institution UTIA-B
full_dept Department of Image Processing
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0101136
name1 Kovář
name2 Bohumil
institution UTIA-B
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0202610
name1 Zemčík
name2 P.
country CZ
author
ARLID cav_un_auth*0202611
name1 Herout
name2 A.
country CZ
author
ARLID cav_un_auth*0202612
name1 Beran
name2 V.
country CZ
COSATI 09H
cas_special
project
project_id 1ET400750408
agency GA AV ČR
country CZ
ARLID cav_un_auth*0001798
research CEZ:AV0Z10750506
abstract (eng) A novel concept of an embedded image processing architecture is presented in the paper. This architecture is based on an interconnection of a programmable logical chip with a digital signal processor. Both these devices have characteristic that complement well each other for broad-class of data-intensive image-and video-processing tasks. For efficient utilization of such device, a multi-level configuration system is needed. The paper describes both the HW and SW architecture of the system.
abstract (cze) Článek pojednává o inovativní architektuře pro zpracování obrazu, založené na propojení programovatelného logického obvodu se dignálovým procesorem. Obě tato zařízení se vzájemně doplňují svými charakteristikami, a jejich kombinace je výhodná pro řadu datově intenzivních úloh zpracování obrazu a videa. Pro efektivní využití takovéhoto zařízení je třeba vyvinout víceúrovňový konfigurační systém. V článku je popsána jak jeho hardwarová, tak softwarová architektura.
action
ARLID cav_un_auth*0202613
name MATLAB 05. Annual Conference of Technical Computing Prague 2005 /13./
place Praha
dates 15.11.2005
country CZ
reportyear 2006
RIV JC
permalink http://hdl.handle.net/11104/0116433
arlyear 2005
mrcbU63 Technical Computing Prague 2005. 13th Annual Conference Proceeding 80-7080-577-3 1 4 Praha VŠCHT 2005
mrcbU67 Moler C. 340
mrcbU67 Procházka A. 340
mrcbU67 Walden B. 340