bibtype C - Conference Paper (international conference)
ARLID 0076044
utime 20240111140645.8
mtime 20070124235959.9
title (primary) (eng) A DSP/FPGA-based accelerator for video
specification
page_count 5 s.
media_type CD-ROM
serial
ARLID cav_un_epca*0078257
title Digital Technologies 2006
page_num 1-5
publisher
place Žilina
name Slovenská elektrotechnická spoločnosť
year 2006
title (cze) Video akcelerátor, založený na FPGA/DSP architektuře
keyword video processing
keyword hardware acceleration
keyword configuration system
author (primary)
ARLID cav_un_auth*0101190
name1 Schier
name2 Jan
institution UTIA-B
full_dept Department of Image Processing
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0101136
name1 Kovář
name2 Bohumil
institution UTIA-B
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
source
source_type textový soubor ve form8tu PDF
source_size 193 kB
COSATI 09G
COSATI 09H
COSATI 09K
cas_special
project
project_id 1ET400750408
agency GA AV ČR
ARLID cav_un_auth*0001798
research CEZ:AV0Z10750506
abstract (eng) An embedded accelerator for video processing is described in the paper. The accelerator is intended both for basic video preprocessing, and for more complicated tasks such as image classification and feature extraction, so that it can be used to construct an ´intelligent camera´ A combination of a DSP processor with an FPGA device is considered. An advantage of this arrangement is flexibility – the FPGA circuit is used as a reconfigurable accelerator for loop-intensive computations. An important part is the configuration system for the device. The goal is that the user can perform on-site configuration adjustments of the device using ready-made library blocks without special tools or skills. A script-based configuration system using an embedded Parrot Virtual Machine (VM) has been developed.
abstract (cze) V článku je popsán vestavěný akcelerátor pro zpracování videa. Je určený jak pro základní předzpracování videosignálu, tak pro složitější operace, jako je klasifikace obrazu a extrakce rysů. Díky tomu je možné ho použít pro konstrukci tzv. "inteligentních kamer". Pro akcelerátor je použita kombinace DSP procesoru a FPGA obvodu. Výhodou této kombinace je její flexibilita - FPGA obvod je použit jako rekonfigurovatelný akcelerátor pro výpočty, obsahující výpočetně náročné smyčky. Důležitou součástí zařízení je konfigurační systém. Jeho úkolem je umožnit uživateli provést "donastavení" zařízení v místě použití, bez použití specializovaných nástrojů. Pro tento účel byl vyvinut skriptový systém, využívající vestavěný interpret jazyku Parrot.
action
ARLID cav_un_auth*0222745
name Digital Technologies 2006
place Žilina
dates 01.12.2006
country SK
reportyear 2007
RIV JC
permalink http://hdl.handle.net/11104/0143245
arlyear 2006
mrcbU56 textový soubor ve form8tu PDF 193 kB
mrcbU63 cav_un_epca*0078257 Digital Technologies 2006 1 5 Žilina Slovenská elektrotechnická spoločnosť 2006