bibtype C - Conference Paper (international conference)
ARLID 0090440
utime 20240103184827.7
mtime 20071130235959.9
title (primary) (eng) A Novel Emulation Technique that Preserves Circuit Structure and Timing
specification
page_count 4 s.
serial
ARLID cav_un_epca*0090439
ISBN 1-4244-1367-2
title International Symposium on System-on-Chip 2007 Proceedings
page_num 15-18
publisher
place Tampere
name IEEE
year 2007
editor
name1 Nurmi
name2 J.
editor
name1 Takala
name2 J.
editor
name1 Vainio
name2 O.
title (cze) Nová emulační metoda, která zachovává strukturu a časování obvodu
keyword Fault emulation
keyword FPGA
keyword ASIC
author (primary)
ARLID cav_un_auth*0202863
name1 Kafka
name2 Leoš
institution UTIA-B
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0101077
name1 Daněk
name2 Martin
institution UTIA-B
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0045825
name1 Novák
name2 O.
country CZ
cas_special
project
project_id 1QS108040510
agency GA AV ČR
country CZ
ARLID cav_un_auth*0202864
research CEZ:AV0Z10750506
abstract (eng) This paper presents an emulation technique that allows to preserve structure and optionally timing of an emulated circuit according to a target technology. The technique is compatible with fault injection techniques based on circuit instrumentation or partial runtime reconfiguration, and it allows to emulate timing parameters of the circuit through an introduction of a virtual time. An area and timing overhead due to preserving the circuit structure and parameters of basic delay elements are evaluated by experiments.
abstract (cze) Tento článek popisuje metodu emulace, která zachovává strukturu a případně i časování emulovaného obvodu podle cílové technologie. Tato emulační metoda umožňuje použít metody vkládání poruch založené jak na modifikaci obvodu, tak na dynamické rekonfiguraci. Článek dále obsahuje výsledky několika experientů týkajících se této metody.
action
ARLID cav_un_auth*0233215
name International Symposium on System-on-Chip 2007 /9./
place Tampere
dates 20.11.2007-21.11.2007
country FI
reportyear 2008
RIV JC
permalink http://hdl.handle.net/11104/0151329
arlyear 2007
mrcbU63 cav_un_epca*0090439 International Symposium on System-on-Chip 2007 Proceedings 1-4244-1367-2 15 18 Tampere IEEE 2007
mrcbU67 Nurmi J. 340
mrcbU67 Takala J. 340
mrcbU67 Vainio O. 340