bibtype C - Conference Paper (international conference)
ARLID 0313274
utime 20240111140707.7
mtime 20090326235959.9
WOS 000263578100001
title (primary) (eng) Increasing the Level of Abstraction in FPGA-based Designes
specification
page_count 6 s.
media_type CD ROM
serial
ARLID cav_un_epca*0313273
ISBN 978-1-4244-1961-6
title International Conference on Field Programmable Logic and Applications
page_num 5-10
publisher
place Heidelberg
name Kirchhoff Institute for Physics
year 2008
editor
name1 Kebschull
name2 Udo
title (cze) Zvyšování úrovně abstrakce v návrzích založených na FPGA
keyword FPGA
keyword dataflow
keyword floating-point
author (primary)
ARLID cav_un_auth*0101077
name1 Daněk
name2 Martin
institution UTIA-B
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0101120
name1 Kadlec
name2 Jiří
institution UTIA-B
full_dept Department of Signal Processing
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0202591
name1 Bartosinski
name2 Roman
institution UTIA-B
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
author
ARLID cav_un_auth*0225749
name1 Kohout
name2 Lukáš
institution UTIA-B
full_dept Department of Signal Processing
fullinstit Ústav teorie informace a automatizace AV ČR, v. v. i.
source
source_type pdf
url http://library.utia.cas.cz/separaty/2008/ZS/danek-increasing%20the%20level%20of%20abstraction%20in%20fpga-based%20designes.pdf
cas_special
project
project_id 027611
agency EC
country XE
agency EC
ARLID cav_un_auth*0225974
research CEZ:AV0Z10750506
abstract (eng) Traditional design techniques for FPGAs are based on using hardware description languages, with functional and postplace-and-route simulation as a means to check design correctness and remove detected errors. With large complexity of things to be designed it is necessary to introduce new design approaches that will increase the level of abstraction while maintaining the necessary efficiency of a computation performed in hardware that we are used to today. This paper presents one such methodology that builds upon existing research in multithreading, object composability and encapsulation, partial runtime reconfiguration, and self adaptation. The methodology is based on currently available FPGA design tools. The efficiency of the methodology is evaluated on basic vector and matrix operations.
abstract (cze) Tradiční návrhové techniky pro FPGA obvody jsou založené na jazycích popisujících daný hardware a na funkcionální a postplace-and-route simulaci. Tedy na ověřování správnosti návrhu, detekci chyb a jejich následném odstranění. S rostoucí složitostí navrhovaných systémů je vhodné si uvést takové návrhové přístupy, které zvyšují úroveň abstrakce a zároveň zachovávají efektivitu navrohovaného hardwaru. Tento článek jednu takovou návrhovou metodu představuje. Je založena na výzkumu zabývajícím se více vláknovými výpočty, zapouzdřením a skládatelnosti objektů, částečné dynamické rekonfiguraci a samo adaptaci. Metodologie je založena na, v současné době, dostupných nástrojích pro návrhy v FPGA obvodech. Efektivita, touto metodou navrženého hardwaru, je doložena pomocí základních vektorových a maticových operací.
action
ARLID cav_un_auth*0242861
name International Conference on Field Programmable Logic and Applications
place Heidelberg
dates 08.09.2008-10.09.2008
country DE
reportyear 2009
RIV JC
permalink http://hdl.handle.net/11104/0164145
arlyear 2008
mrcbU34 000263578100001 WOS
mrcbU56 pdf
mrcbU63 cav_un_epca*0313273 International Conference on Field Programmable Logic and Applications 978-1-4244-1961-6 5 10 Heidelberg Kirchhoff Institute for Physics 2008
mrcbU67 Kebschull Udo 340